E X P
  • 编辑
  • 评论
  • 标题
  • 链接
  • 查错
  • 图文
  • 拼 命 加 载 中 ...

    CXL联盟宣布,推出Compute EXpress Link(CXL)3.0规范,在前代技术基础上做了进一步扩展,以提高扩展性并通过先进的交互功能、高效的点对点通信、以及跨越多个计算领域的细粒度资源共享优化系统级数据流。

    CXL作为一种开放性的互联协议,能够让CPU与GPU、FPGA或其他加速器之间实现高速高效的互联,满足现今高性能异构计算的要求,并且提供更高的带宽及更好的内存一致性。

    在CXL 3.0规范中,引入了结构功能和管理、改进的内存池、增强的一致性以及对等通信;数据传输速率翻倍提升至64 GT/s,且与CXL 2.0相比并没有增加延迟;同时向后兼容CXL 2.0、CXL 1.1和CXL 1.0版规范。

    CXL联盟则是在2019年启动,英特尔联合阿里巴巴、戴尔EMC、Facebook、谷歌、HPE、华为和微软共同成立,随后AMD和Arm也先后加入。去年末,Gen-Z联盟确认将其所有技术规格和资产转让给CXL联盟,将CXL协议作为唯一的行业标准继续推进。

    在成立之初,CXL联盟就已经发布了CXL 1.0规范,随后又发布了改进的CXL 1.1规范。2020年末宣布了新的CXL 2.0规范,建立在PCIe 5.0标准的物理和电气接口上,主要增加了内存池的支持,以最大限度地提高内存利用率,并且提供了对持久性内存的标准化管理,允许与DDR同时运行,从而可以释放DDR用于其他用途。

    ×
    热门文章
    欢迎参与评论,每一条合规评论都是对我们的褒奖。
    登录快速注册 后发表评论
    登录 后发表评论,若无帐号可 快速注册 ,请留意 评论奖罚说明