E X P
  • 编辑
  • 评论
  • 标题
  • 链接
  • 查错
  • 图文
  • 拼 命 加 载 中 ...

    AMD首席执行官苏姿丰博士将会在CES 2022上进行主题演讲,传闻内容里也会涉及代号Raphael的Zen 4架构桌面处理器的一些细节。此前有传闻指,Ryzen 7000系列产品可能会在今年年中的Computex 2022上发布,以取代目前代号Vermeer的Zen 3架构Ryzen 5000系列产品。

    据Wccftech报道,AMD可能会在Zen 4架构处理器上提供更多的核心数量,无论是代号Raphael、Phoenix还是Genoa的产品。Raphael处理器采用的CCD最多将有16个核心,其中8个是以全速运行的优先核心(Priority Core),剩下8个将是降低TDP进行优化运行的核心(LTDP),后者组合起来的TDP为30W。每对Priority Core和LTDP将共享1MB的L2缓存,总计8MB。通过3D垂直缓存(3D V-Cache)技术,再堆叠一个64MB的SRAM缓存作为处理器的L3缓存。

    若Ryzen 7000系列采用两个CCD,就可以实现32核心的设计,共拥有128MB的L3缓存。传闻拥有32核心配置的Raphael处理器,其TDP都是最高的170W。此外,AMD的这种设计与英特尔Alder Lake的大小核有所不同,并不需要软件中专门为调度做优化,其LTDP只有在Priority Core利用率达到100%以后才会使用。据称8个LTDP虽然只有30W的TDP,但性能会强于目前的Ryzen 7 5800X处理器。

    Raphael将使用全新的AM5插座(LGA 1718),采用台积电5nm工艺制造,IOD则会使用6nm工艺,集成RDNA 2架构核显,支持PCIe 5.0以及双通道DDR5-5200内存,提供5GHz左右的频率。新平台除了支持USB 3.2,还可能会有原生的USB 4.0。

    ×
    热门文章
    1Thermaltake钢影透EX机箱开售:支持360水冷,10风扇位,299元
    2Win11 AI资源管理器或只支持骁龙X Elite,Intel和AMD处理器可能无法启用
    3英特尔宣布完成业界首台High-NA EUV光刻机组装工作,目前正在进行校准步骤
    4IGN对横尾太郎与金亨泰进行访谈,横尾太郎表示日本厂商不习惯使用西方技术
    5消息称一加 Ace 3 Pro将采用全新的家族式外观设计,且定位不低
    62024Q1中国显示器市场报告出炉:AOC排名第一,整体均价下行
    7安耐美PlatiGemini 1200W电源评测:全球首款ATX 3.1&12VO双模电源
    8优派VX2758-2K-PRO显示器上市:2K@185Hz满血小金刚,首发849元
    9机构预计华为Pura 70系列年内出货量超千万,力助其重夺中国市场榜首位置
    已有 17 条评论,共 76 人参与。
    登录快速注册 后发表评论
    • netjunegg研究生 2022-01-05 13:28    |  加入黑名单

      这个设计挺不错, 拭目以待, 如果实现明年必买, 5600x用了一年多, 挺满意.

      支持(3)  |   反对(0)  |   举报  |   回复

      17#

    • cnwjlb2019一代宗师 2022-01-04 19:23    |  加入黑名单

      yochee 教授

      炒作系统太真实了
      这么说amd真的太聪明了,但是用完整的zen4核心作为低频小核,圆晶利用率还是差了啊
      2022-01-04 18:02
    • 支持(3)  |   反对(2)  |   举报  |   回复
    • 你要是看过Zen3的数据就不会这么说了!在Zen3的cpu芯片里,只计算8个cpu核心的基础部分(即不包括L2和L3以及其他功能模块),面积是非常小的(整体面积的1/5不到),所以说你所谓的晶圆利用率差论站不住脚

      支持(12)  |   反对(0)  |   举报  |   回复

      16#

    • zhaoyun980终极杀人王 2022-01-04 19:21    |  加入黑名单

      一年换一代的更新速度真心追不上,还是隔代换的好

      已有1次举报

      支持(0)  |   反对(3)  |   举报  |   回复

      15#

    • 我匿名了  2022-01-04 19:09

      yochee 教授

      炒作系统太真实了
      这么说amd真的太聪明了,但是用完整的zen4核心作为低频小核,圆晶利用率还是差了啊
      2022-01-04 18:02
    • 支持(3)  |   反对(2)  |   举报  |   回复
    • 而5800X相当于一颗12600K,一颗1090K,如果文章提到8小核性能超过了5800X是真实的话。。。。就过于强大了但是希望真的,而12900K 8小核实测性能相当于8700K,小核能帮12代提升35%多线程性能,那么你觉得zen4的小核性能浪费了吗。 就缓存系统而言现在5800X8核只使用了4M L2,,zen4大核优先使用共享的8M L2什么概念就是实打实的大缓存核心,当大小核一起工作的时候可能4+4 缓存最低保证能达到两颗5800X的多线程性能。当然单线程就另计了,所以爆料才说25% IPC提升。 纯无聊脑补不喜勿喷

      支持(4)  |   反对(0)  |   举报  |   回复

      14#

    • itck终极杀人王 2022-01-04 18:35    |  加入黑名单

      这个多核规格有这么夸张? 感觉没有这个必要啊……

      支持(0)  |   反对(3)  |   举报  |   回复

      13#

    • yochee教授 2022-01-04 18:02    |  加入黑名单

      游客

      Zen4聪明之处在于 大小核共享了一个缓存L2,Priority Core优先使用8M L2 ,Priority Core+8M L2就是所谓的大核,当Priority Core资源不足的时候又可以启动LTDP,就是说核心核缓存可以灵活调配比例完成任务 P+8M ,P+L+8M ,P+4M+L+4M应付多种情况通过环形总线和IF直连总线自身灵活调度,单CCD和双CCD和CCD内核心休眠和激活状态 灵活调配。
      12代就有点绑架操作系统的感觉,因为12代没有高效的总线依靠单一的环形总线串联只能做到吧4个小核装到一个模块8个小核到两个模块加上8个大核形成10个核环形串联极限了。 Intel就是差一个像IF总线的东西,不得不靠炒作系统调度。不过再猜想一下4个小核一组的情况下可能通过M总线达成的,M总线效率是IF之下,所以才导致小核实际效果不节能
      2022-01-04 16:42
    • 支持(7)  |   反对(0)  |   举报  |   回复
    • 炒作系统太真实了
      这么说amd真的太聪明了,但是用完整的zen4核心作为低频小核,圆晶利用率还是差了啊

      支持(3)  |   反对(2)  |   举报  |   回复

      12#

    • 游客终极杀人王 2022-01-04 16:52    |  加入黑名单

      传说中的的小白 教授

      总功耗30W的8小核能超5800X的性能,那不是8大+8小再×2个CCD,旗舰U的多线程性能是5800X的4-6倍甚至更多???感觉性能爆炸了。
      2022-01-04 16:27
    • 支持(0)  |   反对(0)  |   举报  |   回复
    • 因为我们说的5800X都是包含了一个12nm IOD这IOD功耗占比很大,文章说的其实已经排除掉IOD了,使用zen2排除掉IOD 一个核心大概才7W 不要惊讶,这次吧IOD换了工艺相当于认真了一把。

      支持(1)  |   反对(0)  |   举报  |   回复

      11#

    • 我匿名了  2022-01-04 16:42

      Zen4聪明之处在于 大小核共享了一个缓存L2,Priority Core优先使用8M L2 ,Priority Core+8M L2就是所谓的大核,当Priority Core资源不足的时候又可以启动LTDP,就是说核心核缓存可以灵活调配比例完成任务 P+8M ,P+L+8M ,P+4M+L+4M应付多种情况通过环形总线和IF直连总线自身灵活调度,单CCD和双CCD和CCD内核心休眠和激活状态 灵活调配。
      12代就有点绑架操作系统的感觉,因为12代没有高效的总线依靠单一的环形总线串联只能做到吧4个小核装到一个模块8个小核到两个模块加上8个大核形成10个核环形串联极限了。 Intel就是差一个像IF总线的东西,不得不靠炒作系统调度。不过再猜想一下4个小核一组的情况下可能通过M总线达成的,M总线效率是IF之下,所以才导致小核实际效果不节能

      支持(7)  |   反对(0)  |   举报  |   回复

      10#

    • 传说中的的小白教授 2022-01-04 16:27    |  加入黑名单

      总功耗30W的8小核能超5800X的性能,那不是8大+8小再×2个CCD,旗舰U的多线程性能是5800X的4-6倍甚至更多???感觉性能爆炸了。

      支持(0)  |   反对(0)  |   举报  |   回复

      9#

    • cnwjlb2019一代宗师 2022-01-04 16:03    |  加入黑名单

      终末之虚梦 教授

      Raphael要是这样设计的话,晶圆面积方面可就不合算了(何况本身采用的是高成本的5nm制程),隔壁的Garcemont面积只有Goldencove的1/4,带来的结果就是价格上天。
      而且这种粗暴的调度设计,虽然不会带来大小核兼容问题,但在从8c切换到16c的瞬间也是一个需要优化的点。
      2022-01-04 14:55
    • 支持(2)  |   反对(0)  |   举报  |   回复
    • 你想太多,大小核设计最大的优势是控制功耗而不是芯片面积。12代IU的8个大核不包含L3缓存情况下在整个cpu的面积占比很小,甚至比核显的面积小很多

      支持(0)  |   反对(0)  |   举报  |   回复

      8#

    • 终结之谷瀑布教授 2022-01-04 15:52    |  加入黑名单

      这个核显是在iodie里面的,所以避免了成本的二次增加,相对来说没有Intel核显和之前APU那么高成本,而且规模也不大,只要是给你亮机,不是给你打游戏的,不过架构效率高,所以性能也不会太差,应该是和intel差不多,但是因为驱动优势在,所以实际游戏还是更好

      已有1次举报

      支持(2)  |   反对(0)  |   举报  |   回复

      7#

    • tao123教授 2022-01-04 15:52    |  加入黑名单

      终末之虚梦 教授

      Raphael要是这样设计的话,晶圆面积方面可就不合算了(何况本身采用的是高成本的5nm制程),隔壁的Garcemont面积只有Goldencove的1/4,带来的结果就是价格上天。
      而且这种粗暴的调度设计,虽然不会带来大小核兼容问题,但在从8c切换到16c的瞬间也是一个需要优化的点。
      2022-01-04 14:55
    • 支持(2)  |   反对(0)  |   举报  |   回复
    • 这个设计就是大小核,只不过这个小核日常是睡眠状态,而不像Intel现在那样小核是日常工作状态,调度容易出问题,当然实际效果也要到时才知道。Zen4这个小核在设计复杂性上肯定比大核简单,占用的电路面积也小,用Chiplet来算成本未必会比现在Intel还是大芯片那个高,估计配备就是单CCD 8+8,然后双CCD 16+16,“32核”达成,厉害了。。。

      支持(1)  |   反对(0)  |   举报  |   回复

      6#

    • 4638263一代宗师 2022-01-04 15:44    |  加入黑名单

      我比较关心的是核显,如果这个核显给力的话,在显卡如此高价位的今天,这个新U根本不愁卖

      支持(3)  |   反对(0)  |   举报  |   回复

      5#

    • 汪星人博士 2022-01-04 15:34    |  加入黑名单

      wufuwen 博士

      zen3+取消了
      2022-01-04 14:59
    • 支持(2)  |   反对(0)  |   举报  |   回复
    • 应该说只会出现在移动平台了

      支持(3)  |   反对(0)  |   举报  |   回复

      4#

    • 我匿名了  2022-01-04 15:26

      终末之虚梦 教授

      Raphael要是这样设计的话,晶圆面积方面可就不合算了(何况本身采用的是高成本的5nm制程),隔壁的Garcemont面积只有Goldencove的1/4,带来的结果就是价格上天。
      而且这种粗暴的调度设计,虽然不会带来大小核兼容问题,但在从8c切换到16c的瞬间也是一个需要优化的点。
      2022-01-04 14:55
    • 支持(2)  |   反对(0)  |   举报  |   回复
    • 如何大核和小核的功能一样的话就不需要软件调度只要介入就可以了, intel的小核功能落差很大导致的问题大家度懂了。

      支持(6)  |   反对(0)  |   举报  |   回复

      3#

    • wufuwen博士 2022-01-04 14:59    |  加入黑名单

      zen3+取消了

      支持(2)  |   反对(0)  |   举报  |   回复

      2#

    • 终末之虚梦教授 2022-01-04 14:55    |  加入黑名单

      Raphael要是这样设计的话,晶圆面积方面可就不合算了(何况本身采用的是高成本的5nm制程),隔壁的Garcemont面积只有Goldencove的1/4,带来的结果就是价格上天。
      而且这种粗暴的调度设计,虽然不会带来大小核兼容问题,但在从8c切换到16c的瞬间也是一个需要优化的点。

      支持(2)  |   反对(0)  |   举报  |   回复

      1#

    提示:本页有 17 个评论因未通过审核而被隐藏

    登录 后发表评论,若无帐号可 快速注册 ,请留意 评论奖罚说明